Главная Об интегральных микросхемах



пек кез

PPAl)

ало виз

JtS.

ел гп

/-вход информации, 3-й разряд

2 - свободный

3 - вход информации, 2-й разряд i - вход инверсный дешифрации РОН по

каиалу Б, 2 й разряд (код операции)

5 - вход инверсный дешифрации РОН по

каналу Б, 1-й разряд (код операции)

6 - вход инверсный дешифрации РОН по

каналу Б, 0-й разряд (код операции)

7 - вход включения счетчика команд, ин-

версный

8 - выход переноса счетчика команд, ин-

версный

9 - выход старшего разряда Б-конмута-

тора в старшей позиции

10 - вход управления относительной пози-

ции микропроцессора, 0-й разряд и - вход увеличения на два содержимого

счетчика команд в младшей позиции /2-выход старшего разряда А-коммута-

тора в старшей позиции

13 - вход информации, 1-й разряд

14 - вход информации, 0-й разряд 75 - вход увеличения иа 4 содержимого

счетчика команд (пропуск трех команд в младшей позиции)

16 - вход управления относительной пози-

цией микропроцессора, 1-й разряд

17 - вход снихроинзации (тактовый вход) /8 - вход разрешения передачи данных из

РОН по каналу Б (код операции) W-шнна инжектора (+) (вход источника питания)

20 - выход адреса, 3-й разряд

21 - свободный

22 - выход адреса, 2-й разряд

23 - вход разрешения передачи содернси-

мого счетчика команд на выход адреса

24 - выкш адреса, 1-й разряд

25 - выход адреса, 0-й разряд

26 -шина корпуса (общий вывод)

27 -выход распространения перекоса

АЛУ, инверсный

28 - выход генерирования переноса АЛУ,

инверсный.

29 - выхоя, последовательного переноса АЛУ

30 - вход операционного полА ПЛМ, 3-й разряд (код операции)

31 - вход операцноиного поля ПЛМ, 2-й разряд (код операции)

32 - вход операциоиного поля ПЛМ, 1-й разряд (код операции)

33 - вход операционного поля ПЛМ, 0-й разряд (код операции)

34 -шкна: инжектора (-f) вход источника питания (объединять с выводом 17)

35 -вход 0-пол« ПЛМ, 1-й разряд (код операции) Зе - вход D-поля ПЛМ. 6-й разряд (код операции) 37 - вход С-иола ПЛМ, г-й разряд (код операции) 38-вход С-поля ПЛМ, 1-й разряд (код операции)

39 - вход С-поля ПЛМ, 0-й разряд (код операции)

40 - вход-выход, инверсный, связан со старшим разрядом дополнительного

регистра (сдвиг вправо-влево)

41 - вход-выход, инверсный, связан с младшим разрядом дополнительного

регистра (сдвиг влево-вправо)

42 - выход младшего разряда дополнительного регистра в младшей позиции;

выход старшего разряда дополнительного регистра в старшей позиции

43 - вход-выход, инверсный, связан с младшим разрядом рабочего регистра

(сдвиг влево-вправо)

44 - вход-выход, инверсный, связан со старянм разрядом рабочего регист-

ра (сдвиг вправо-влево)

45 - вход переноса АЛУ •

46 - выход данных, 0-й разряд

47 - выход да.ниых, 1-й разряд 4S - выход данных. 2-й разряд

49 - выход датшх, З-й разряд

50 - свободный щ

IffeK. Offof.



СЕРИЯ KP5S4

Тип логики: PL. Состав серии:

КР584ИК1А, КР584ИК1Б,- КР584ИК1В - 4-разрядный параллельный микропроцессор.

Корпус: прямоугольный пластмассовый 244.48-1. Ток питания: 130 мА±10%.

Электрические параметры

Входной и выходной ток «1», не более:

КР584ИК1А . .......

КР584ИК1Б "......

КР584ИК1В ......

Выходное напряжение .....

Напряжение блокировки антизвонных диодов, не

менее . . .....

Время задержки распространения при включении

и выключении, не более:

от шины входа до шины выхода, мннуя

АЛУ, канал А..... . , .

от шины входа до шнны выхода через АЛУ,

каиал А . . .....

шин АДР п® сигналу приоритет от входа ПАЛУ до шины выхода выход ПАЛУ относительно входа ПАЛУ от шнны входа до шины выхода через АЛУ, канал В . . - , . .

от шины входа до старшего бит, канала.А от шины входа до старшего бит, канала Б

Максимальный входной ток «1»: КР584ИК1А

КР584ИК1Б......

КР584ИК1В Максимальный выходной ток «1»: КР584ИК1А . . .

. КР584ИК1Б

КР584ИК1В

) Для выводов 1-5, 13, 20, 21, 25, 26, 28, 29, 35, 44-47. Ч Для выводов 22, 30.

Для выводов 10, 14-17, 23, s3, 34, 36, 37, 39-41. Ч Для выводов 6, 9, 11, 12, 27.

0,25 мА 0,375 мА 0,75 мА -1...4 В

-1,5 В

750 НС

1400 НС 480 не 1200 НС 800 НС

1500 НС • 560 ис 680 НС •

0.25 мА», 0,5 mA2) 0,375 мА», 0,75 мА»)

0,75 мА), 1,0 ыА)

0,25 мАЗ), 0,5 мА<) 0,375 мАЗ), 0,75 мА<)

0,75 мА=), 1,0 мА«)

Предельно допустимые электрические режимы эксплуатации

Ток пнтання Входное напряжение

100...150 мА -1,0...4.0 В



В(3-0)Щ

Б/юк

pesumpoO

Р0т-Р0Н7

т/сремента

\\ г

ВС ш ск


PC в/7 71(3-0 AQ-Ojn СП

Расшифровка наименования выводов

Номер вывода

Условное обозиачеине

Назначение

ВО -ВЗ

Шина входа

DO -D3

Шина выхода

АО-A3

Шнна адреса

4, 3

"РМКО-РМКВ

Шина микрокоманд

39, 21.

по, П1

Двухразрядная шина, задающая позицию БИС внутри процессора

Вход переноса АЛУ

Выход переноса АЛУ

Вход переноса nporpavMMHoro счетчика

Выход переноса программного счетчика (РОН7), в старшей пози-цпн выход старшего, бита шины «А»

В младшей БИС задает коэффициент пересчета в РОН7, в старшей - выход старшего бита шины «В»

6, i

СЛ1, СЛ2 СП1, СП 2

Двунаправленные шины для распространения сдвигов в РР и РРР

Вход упрйвления индикацией РОН7 на шине «А»

«ОР» ррр младшей БИС, «4р» старшей БИС

Выводы генерации ускоренного переноса

Вход синхронизации

Общий

Вывод инжектора



0 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36 37 38 39 40 41 42 43 44 45 46 47 48 49 50 51 52 53 54 55 56 57 58 59 60 61 62 63 64 65 66 67 68 69 70 71 72 73 74 75 76 77 78 79 80 81 82 83 84 85 86 87 88 89 90 91 92 93 94 95 96 97 98 99 100 101 102 103 104 105 106 107 108 109 110 111 112 113 114 115 116 [117] 118 119 120 121 122 123 124 125 126 127 128 129 130 131 132 133 134 135 136 137 138 139 140 141 142 143 144 145 146 147 148 149 150 151 152 153 154 155 156 157 158 159 160 161 162 163 164 165 166 167 168 169 170 171 172 173 174


0.0126