Главная Движение носителей электрических зарядов



Разряды выхода

Устань Вх(Г


Пг аз-п,-

пппппппп

гп г

П Г~ (-I ГП

Рис. 21.12

шение хранившегося в счетчике числа на единицу. Он отличается от суммирующих счетчиков тем, что счетные входы каждого из последующих триггеров подсоединены не к прямому выходу предыдущего триггера, а к инвфсному Q. Кроме того, в исходном состоянии все разряды (или часть из них) заполняются не нулями, а единицами уменьшаемого числа. При поступлении на вход импульсов, которые надо вычесть из заранее установленного числа, триггеры начиная с первого., последовательно срабатывают и уменьшают это число. На рис. 21.13 представлена схема вычитающего счетчика с последовательной передачей переносов. Как и суммирующий счетчик, вычитающий имеет период циклической работы, равный 2" импульсов.

Реверсивный счетчик. Реверсивный счетчик (рис. 21.14) работает как в режиме суммирования, так и в режиме вычитания. В его конструкции содержится блок управления, состоящий из логических элементов.

В схеме счетчика предусмотрены две цепи передачи переносов, соответствующие схемам суммирующего и вычитающего счетчиков. Счетчик работает в режиме суммирования, когда управляющие сигналы /i = 1 и /2 = О, так как в этом случае закрыт элемент И2 и, следовательно.



ycmj

Уст. „О"

-к R

ri тт\-

Рис. 21.13

&

r-??1

Рис. 21.14

отключена цепь передачи переносов режима вычитания. Счетчик работает в режиме вычитания, когда /] = О и /2 = 1, т. е. когда закрыт элемент Hi, и поэтому отключена цепь пфедачи переносов режима суммирования.

" § 21.4. Регистры

Регистр - это узел ЭВМ, предназначенный для приема, хранения и выдачи по команде числовых кодов. Наибольшее применение регистры находят в устройствах оперативной обработки информации. Регистр представляет собой сборку из триггерных и логических элементов. В зависимости от формы представления числа, используемой при вводе его в регистр (параллельной или последовательной), регистры подразделяют на накопительные и сдвигающие.

Накопительгшге регистры (параллельные) могут только пригашать, запоминать и выдавать числовую информацию. Одна из типовых схем такого регистра показана на рис. 21.15, а. Он состоит из трех триггеров с прямыми входами и шести элементов И: на входах триггеров j£ Hi, Из, Из и на прямых выходах триггеров Иг, И4, Hg.

Я-входы триггеров присоединены к шине установки их в исходное состояние УСТ «О». На первые входы элементов И {ху, Х2 и Хз)

I 437



S

Из S,

-11*~

- V -5

7V -

Рис. 21.15

поступают коды чисел, подлежащие записи. Их вторые входы подключены к шине генератора импульсов записи щ. Считывание информации производится с выходов у2, Уъ котюнкторов.

Сдвигающий регистр (последовательный) можно получить,.если ячейки параллельного регистра (рис. 21.15,а) соединить последовательно: выход старшего разряда подключить ко входу младшего, т. е. коллектор правого триггера предыдущей ячейки связать со счетньгм входом последующей (причем связь должна содержать элемент задержки голпуль-сов во времени). Элемент задержки реализуется либо с помощью цепей, содержащих катушку индуктивности и конденсатор, либо на основе устройств с материалами, обладающими инерцией электропроводности (например, ртути). Выходы сдвигающего регистра и его ячеек присоединяют в зависимости от применения к решающим блокам или к схемам управления электрическими приводами технологических объектов. Если с заданной частотой подавать запускающие импульсы на вход Xj и шины щ и и„ то ячейки регистра будут одна за другой перебрасываться и поочередно включать управляемые цепи. Условное изображение регистра приведено на рис. 21.15,6. В средней части под буквами RG одно- или двусторонняя стрелка означает, что регистр сдвигает в одну или обе стороны. Слева от прямоугольника показаны входные цепи, справа - выходные.

§ 21.5. Шифраторы и дешифраторы

Комбинация электрических сигналов, однозначно соответствукхцая данному числу, называется кодом числа. Устройство, преобразующее цифровые коды входных чисел в сигналы для вьшолнения логических операций, называется шифратором (кодером). Обратное преобразование сигналов в код осуществляется дешифратором (декодером). Шифратор в совокупности с дешифратором позволяет решать задачу преобразовашдя одного кода в другой (например, десятичных чисел в двоичную систему счисления и наоборот). Шифраторы и дешифраторы выполняют в виде комбинаций триггеров и простых логических элементов И, ИЛИ, НЕ и их комбинаций.



0 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36 37 38 39 40 41 42 43 44 45 46 47 48 49 50 51 52 53 54 55 56 57 58 59 60 61 62 63 64 65 66 67 68 69 70 71 72 73 74 75 76 77 78 79 80 81 82 83 84 85 86 87 88 89 90 91 92 93 94 95 96 97 98 99 100 101 102 103 104 105 106 107 108 109 110 111 112 113 114 115 116 117 118 119 120 121 122 123 124 125 126 127 128 129 130 131 132 133 134 135 136 137 138 139 140 141 142 143 [144] 145 146 147 148


0.0156