Главная Функциональные схемы



импульс переключает только триггер первого разряда, при этом на Вых. 1 устанавливается сигнал 1, а на входах В триггеров второго и третьего разрядов устанавливаются сигналы 0. Четвертый импульс переключает одновременно триггеры трех первых разрядов, при этом на Вых. 1 - Вых. 3 устанавливаются сигналы О, О и 1 соответственно. Пятый, шестой и седьмой импульсы, поданные на счетный вход Т счетчика, действуют так же, как первый, второй и третий импульсы. При этом на Вых. 1 - Вых. 3 устанавливаются сигналы 1, а на входе В триггера четвертого разряда устанавливается сигнал 0. Восьмой импульс одновременно переключает триггеры первых четырех разрядов, при этом на Вых. 1 - Вых. 4 устанавливаются сигналы О, О, О, 1 соответственно, что соответствует десятичной цифре 8.

На рис. 3.19 представлены циклические счетчики импульсов (счетчики в коде Грея). Циклический счетчик со сквозным переносом (рис. 3.19, а) построен на D-триггерах. Каждый разряд счетчика содержит основной и дополнительный D-триггеры, обозначенные соответственно i - 1 и i - 2, где i - номер разряда счетчика. Дополнительные D-триггеры выполнены по схеме на рис. 3.6, а и содержат дополнительные выходы QS и QR.

Исходное состояние устройства: все триггеры находятся в состоянии О, на Вых. 1 - Вых. 4 имеются сигналы 0. На входах D всех основных триггеров (1-1, 2-1, 3-1 и 4-1) имеются сигналы 1, а на входах D всех дополнительных триггеров (1-2, 2-2, 3-2 и 4-2) имеются сигналы 0.

Первый поданный на счетный вход Т (рис. 3.19, в) счетчика импульс - импульс 1 - одновременно поступает на входы С триггеров 1-1 и 1-2, при этом триггер 1-1 переключается в состояние 1, на Вых. 1 формируется фронт импульса 2. Импульс 1 поступает на вход С триггера 1-2, но не переключает его. Импульс 1 проходит на импульсный выход QR триггера 1-2 - импульс 3. Импульс 3 поступает на вход С триггера 2-2 и проходит на его импульсный выход QR - импульс 4. Триггеры 2-2, 3-2 и 4-2 под воздействием импульса 1 не переключаются.

Второй поданный на вход Т счетчика импульс 5 переключает триггер 1-2 в состояние 1, на прямом выходе Q этого триггера (прямой выход этого триггера на чертеже не показан) формируется фронт импульса 6. Кроме того, импульс 5 проходит на импульсный выход QS триггера 1-2 - импульс 7, этот импульс поступает на вход С триггера 2-1 и переключает его в состояние 1, на выходе Вых. 2 формируется фронт импульса 8.

Третий импульс - импульс 9 - переключает триггер 1-1 в состояние О, при этом на Вых. 1 формируется срез импульса 2. Импульс 9 проходит также на выход QS триггера 1-2 - импульс 10, но не переключает триггер 2-1.

Четвертый импульс - импульс И - переключает триггер 1-2



в состояние О, на выходе Q этого триггера формируется срез импульса 6. Импульс 11 проходит на выход QR триггера 1-2 - импульс 12 - и переключает триггер 2-2 в состояние 1, на пря-jyioM выходе этого триггера формируется фронт импульса 13, причем импульс 12 проходит на выход QS триггера 2-2 - импульс 14 - и переключает триггер 3-1 в состояние 1, на выходе Вых. 3 формируется фронт импульса 15.

Пятый импульс - импульс 16 - снова переключает триггер 1-1 в состояние 1, на Вых. 1 формируется фронт импульса 17. Импульс 16 проходит на выход QR триггера 1-2-импульс 18 и затем на выход QS триггера 2-2 - импульс 19, но переключений этих триггеров не производит.

На Вых. 1 - Вых. 4 формируется циклический код (код Грея). Действительно, например, после действия фронта 13-го входного импульса 20 на Вых. 4 - Вых. 1 формируется код 1101, что соответствует десятичному числу 13 или числу 1011 в циклическом коде (см. табл. 3.1).

Рассмотренный счетчик импульсов является циклическим счетчиком импульсов со сквозным переносом. Для построения такого счетчика необходимы триггеры с дополнительными выходами QS и QR. При использовании серийно выпускаемых микросхем (без этих дополнительных выходов), например микросхем К564ТМ2, циклический счетчик рекомендуется строить по схеме на рис. 3.19,6 (без сквозного переноса).

Таблица 3.1 Значения чисел в двоичном и циклическом кодах

Десятичный код

Двоичный код

Циклический код

Десятичный код

Двоичный код

Циклический код

00000

00000

10001

11001

00001

00001

10010

11011

00010

00011

10011

11010

00011

00010

10100

00100

00110

10101

11111

00101

00111

11101

00110

00101

10111

11100

00111

00100

11000

10100

01000

01100

11001

10101

01001

01101

10111

01010

11011

01011

01110

11100

10010

01100

01010

11101

10011

01101

01011

10001

01001

11111

10000

01111

01000

100000

110000

10000

11000

100001

110001



Вх.1

V3H2 С

Вых.О

} г1 Г

7"

Вых.

Bx.f

6 7 10 12 13 П

ППППППП

15 16 П П ,

Вых.В

11 1 1

Вых.1

1 1 1

Вых.2

5

II II

Вых.3

1 1 1

Вых. It

3.3. РАСПРЕДЕЛИТЕЛИ ИМПУЛЬСОВ

Рис. 3.20. Распределитель периодов импульсов (о) и временная диаграмма его работы (б)

Применение ЗК-1 в распределителях импульсов и в распределителях периодов импульсов (кольцевой счетчик) существенно упрощает схемы последних. Распределитель периодов импульсов на рис. 3.20 [А. с. № 1275755] формирует на своих выходах импульсы, длительности которых пропорциональны периодам подаваемых на его вход импульсов. Распределитель периодов импульсов содержит идентичные схемы разрядов, каждая из которых построена на RS-триггере и элементе ИЛИ-НЕ, и общие для всего устройства два ЗК-1 и дополнительный RS-триггер (Т6).

Исходное состояние устройства. Триггер Т1 находится в состоянии 1, остальные триггеры - в состоянии 0; на выходе Вых. О имеется сигнал 1, на остальных выходах - сигналы 0.

Подаваемый на вход Вх. 1 импульс 1 (рис. 3.20, б) коммутируется на первые выходы ЗК1 и ЗК2, причем импульс с первого выхода ЗК1 переключает триггеры Т2 и Т6 в состояние 1, в ре-



0 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 [19] 20 21 22 23 24 25 26 27 28 29 30 31 32 33 34 35


0.0127